亚洲精品久久久久久久久久久,亚洲国产精品一区二区制服,亚洲精品午夜精品,国产成人精品综合在线观看,最近2019中文字幕一页二页

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

SiC MOSFET的設計挑戰(zhàn)——如何平衡性能與可靠性

jf_69883107 ? 來源:jf_69883107 ? 作者:jf_69883107 ? 2023-05-04 09:05 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

碳化硅(SiC)的性能潛力是毋庸置疑的,但設計者必須掌握一個關鍵的挑戰(zhàn):確定哪種設計方法能夠在其應用中取得最大的成功。

先進的器件設計都會非常關注導通電阻,將其作為特定技術的主要基準參數。然而,工程師們必須在主要性能指標(如電阻和開關損耗),與實際應用需考慮的其他因素(如足夠的可靠性)之間找到適當的平衡。

優(yōu)秀的器件應該允許一定的設計自由度,以便在不對工藝和版圖進行重大改變的情況下適應各種工況的需要。然而,關鍵的性能指標仍然是盡可能低的比電阻,并結合其他重要的參數。圖1顯示了我們認為必不可少的幾個標準,或許還可以增加更多。

wKgaomRR1IKADt3xAAOOb3rul84476.jpg

圖1:SiC MOSFET的魯棒性和制造穩(wěn)定性(右)必須與性能參數(左)相平衡

元件在其目標應用的工作條件下的可靠性是最重要的驗收標準之一。與已有的硅(Si)器件的主要區(qū)別是:SiC元件在更強的內部電場下工作。因此,設計者應該非常謹慎地分析相關機制。硅和碳化硅器件的共同點是,元件的總電阻是由從漏極和源極的一系列電阻的串聯定義的。

這包括靠近接觸孔的高摻雜區(qū)域電阻、溝道電阻、JFET(結型場效應晶體管)區(qū)域的電阻以及漂移區(qū)電阻(見圖2)。請注意,在高壓硅MOSFET(金屬氧化物半導體場效應晶體管)中,漂移區(qū)阻顯然在總電阻中占主導地位。而在碳化硅器件中,工程師可以使用具有更高電導率的漂移區(qū),從而降低漂移區(qū)電阻的總比重。

wKgZomRR1IKAWxe9AALdxGBKv94514.jpg

圖2:平面DMOS SiC MOSFET(左)和垂直溝槽TMOS SiC MOSFET的剖面圖,以及與電阻有關的貢獻的相應位置

設計者必須考慮到,MOSFET的關鍵部分——碳化硅外延與柵極氧化層(二氧化硅)之間的界面,與硅相比有以下差異:

SiC的單位面積的表面態(tài)密度比Si高,導致Si-和C-懸掛鍵的密度更高。靠近界面的柵極氧化層中的缺陷可能在帶隙內出現,并成為電子的陷阱。

熱生長氧化物的厚度在很大程度上取決于晶面。

與硅器件相比,SiC器件在阻斷模式下的漏極誘導電場要高得多(MV而不是kV)。這就需要采取措施限制柵極氧化物中的電場,以保持氧化物在阻斷階段的可靠性。另見圖3:對于TMOS(溝槽MOSFET),薄弱點是溝槽拐角,而對于DMOS(雙擴散金屬氧化物半導體),薄弱點是元胞的中心

與Si器件相比,SiC MOS結構在給定的電場下顯示出更高的隧穿電流,因為勢壘高度較低。因此,工程師必須限制界面上SiC一側的電場。

上面提到的界面缺陷導致了非常低的溝道遷移率。因此,溝道對總導通電阻的貢獻很大。所以,SiC相對于硅,因為非常低的漂移區(qū)電阻而獲得的優(yōu)勢,被較高的溝道電阻削弱。

控制柵氧化層的電場強度

一個常用的降低溝道電阻的方法,是在導通狀態(tài)下增加施加在柵氧化層上的電場——或者通過更高的柵源(VGS(on))偏壓進行導通,或者使用相當薄的柵極氧化層。所應用的電場超過了通常用于硅基MOSFET器件的數值(4至5MV/cm,而硅中最大為3MV/cm)。在導通狀態(tài)下,處于這種高電場的柵氧化層有可能加速老化,并限制了篩選外在氧化物缺陷的能力[1]。

wKgaomRR1IKASlwpAACJ9faG6aE014.jpg

圖3

左圖:平面MOSFET(半元胞)的典型結構。它顯示了與氧化物場應力有關的兩個敏感區(qū)域。

右圖:溝槽式MOSFET(半元胞)的典型結構。這里的關鍵問題是溝槽邊角的氧化層應力。

基于這些考慮,很明顯,SiC中的平面MOSFET器件實際上有兩個與氧化物場應力有關的敏感區(qū)域,如圖3的左邊部分所示。首先,在反向阻斷模式下,漂移區(qū)和柵極氧化物界面存在高電場應力。其次,柵極和源極之間的重疊部分在導通狀態(tài)下有應力。

在導通狀態(tài)下的高電場被認為是更危險的,因為只要保證導通時的性能,就沒有器件設計措施可以減少導通狀態(tài)下的電場應力。找正品元器件,上唯樣商城。我們的總體目標是在盡量減小SiC的RDS(on)的同時,保證柵極氧化層安全可靠。

因此,我們決定放棄DMOS技術,從一開始就專注于溝槽型器件。從具有高缺陷密度的晶面轉向其他更有利的晶面方向,可以在低柵氧化層場強下實現低通道電阻。

我們開發(fā)了CoolSiC? MOSFET元胞設計,以限制通態(tài)和斷態(tài)時柵極氧化物中的電場(見圖4)。同時,它為1200V級別提供了一個有吸引力的比導通電阻,即使在大規(guī)模生產中也能以穩(wěn)定和可重復的方式實現。低導通電阻使得VGS(on)電壓可以使用低至15V的偏壓,同時有足夠高的柵源-閾值電壓,通常為4.5V。這些數值是SiC晶體管領域的基準。

該設計的特點包括通過自對準工藝將溝道定位在一個單一的晶面。這確保了最高的溝道遷移率,并縮小了閾值電壓分布范圍。另一個特點是深p型與實際的MOS溝槽在中心相交,以便允許窄的p+到p+間距尺寸,從而有效地屏蔽溝槽氧化層拐角。

總之,我們可以說,應用于我們的CoolSiC?器件的設計理念不僅提供了良好的導通電阻,而且還為大規(guī)模生產提供了可靠的制造工藝。

wKgZomRR1IOAWb7yAACu-k5AUYQ130.jpg


審核編輯:湯梓紅


聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯系本站處理。 舉報投訴
  • MOSFET
    +關注

    關注

    150

    文章

    9237

    瀏覽量

    227913
  • SiC
    SiC
    +關注

    關注

    32

    文章

    3420

    瀏覽量

    67680
  • 開關損耗
    +關注

    關注

    1

    文章

    71

    瀏覽量

    13840
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    傾佳電子功率半導體驅動電路設計深度解析:SiC MOSFET驅動挑戰(zhàn)可靠性實現

    傾佳電子功率半導體驅動電路設計深度解析:SiC MOSFET驅動挑戰(zhàn)可靠性實現 傾佳電子(Changer Tech)是一家專注于功率半導體和新能源汽車連接器的分銷商。主要服務于中國工
    的頭像 發(fā)表于 09-14 22:59 ?542次閱讀
    傾佳電子功率半導體驅動電路設計深度解析:<b class='flag-5'>SiC</b> <b class='flag-5'>MOSFET</b>驅動<b class='flag-5'>挑戰(zhàn)</b>與<b class='flag-5'>可靠性</b>實現

    B2M030120N SiC碳化硅MOSFET完美契合半導體射頻電源對效率、可靠性和緊湊化的嚴苛需求

    B2M030120N SiC碳化硅MOSFET完美契合半導體射頻電源對效率、可靠性和緊湊化的嚴苛需求
    的頭像 發(fā)表于 07-23 18:09 ?449次閱讀
    B2M030120N <b class='flag-5'>SiC</b>碳化硅<b class='flag-5'>MOSFET</b>完美契合半導體射頻電源對效率、<b class='flag-5'>可靠性</b>和緊湊化的嚴苛需求

    深愛半導體 代理 SIC213XBER / SIC214XBER 高性能單相IPM模塊

    SIC213XBER / SIC214XBER 全新高性能單相IPM模塊系列!我們以全新ESOP-9封裝與新一代技術,賦能客戶在三大核心維度實現飛躍提升:效率躍升、空間減負、成本優(yōu)
    發(fā)表于 07-23 14:36

    MDD高壓二極管在電力設備中的應用:絕緣與可靠性平衡

    整流應用下,正向壓降引起的功耗不可忽視,需要配合散熱設計。 3、絕緣與可靠性的工程平衡 面對上述挑戰(zhàn),我們需要在絕緣和可靠性之間做精細權衡。以下是工程實踐中的幾個關鍵策略: ①分壓與串
    發(fā)表于 06-09 13:55

    理想汽車自研SiC團隊成果:提高SiC MOSFET可靠性的方式

    ,以及SiC MOSFET柵極氧化層可靠性受到工藝的影響,在功率模塊中可能出現單個芯片擊穿導致故障。 ? 比如早期在2019—2022年,特斯拉曾大規(guī)模召回過Model 3,對于召回原因的描述是:本次召回范圍內車輛的后電機逆變器
    的頭像 發(fā)表于 06-09 08:03 ?1.3w次閱讀
    理想汽車自研<b class='flag-5'>SiC</b>團隊成果:提高<b class='flag-5'>SiC</b> <b class='flag-5'>MOSFET</b><b class='flag-5'>可靠性</b>的方式

    柵極氧化層在SiC MOSFET設計中的重要作用

    碳化硅功率半導體在光伏、充電、電動汽車等行業(yè)得到了廣泛應用,其潛力毋庸置疑。然而,從當前高功率碳化硅MOSFET來看,仍存在一個難題:即如何實現平衡性能、魯棒、可靠性和易用
    的頭像 發(fā)表于 05-26 18:07 ?1292次閱讀
    柵極氧化層在<b class='flag-5'>SiC</b> <b class='flag-5'>MOSFET</b>設計中的重要作用

    如何實現高精度、高可靠性的隔離式電流/電壓測量?如何在緊湊布局中平衡性能與成本?如何應對EMI干擾與安

    在工業(yè)控制、新能源汽車、伺服驅動等高壓系統(tǒng)設計中,如何實現高精度、高可靠性的隔離式電流/電壓測量?如何在緊湊布局中平衡性能與成本?如何應對EMI干擾與安全合規(guī)挑戰(zhàn)?德州儀器(TI)重磅推出《隔離式
    的頭像 發(fā)表于 04-19 14:47 ?1320次閱讀

    如何測試SiC MOSFET柵氧可靠性

    MOSFET的柵氧可靠性問題一直是制約其廣泛應用的關鍵因素之一。柵氧層的可靠性直接影響到器件的長期穩(wěn)定性和使用壽命,因此,如何有效驗證SiC MO
    的頭像 發(fā)表于 03-24 17:43 ?1913次閱讀
    如何測試<b class='flag-5'>SiC</b> <b class='flag-5'>MOSFET</b>柵氧<b class='flag-5'>可靠性</b>

    SiC模塊解決儲能變流器PCS中SiC MOSFET雙極性退化失效痛點

    流器中,SiC MOSFET的雙極性退化問題因高頻、高溫、高可靠性需求的疊加而成為致命矛盾。解決這一矛盾需從材料、器件設計多維度協同優(yōu)化,以實現SiC技術潛力與長期
    的頭像 發(fā)表于 03-09 06:44 ?1232次閱讀
    <b class='flag-5'>SiC</b>模塊解決儲能變流器PCS中<b class='flag-5'>SiC</b> <b class='flag-5'>MOSFET</b>雙極性退化失效痛點

    濾波器的安全可靠性指標如何與其濾波性能相互制約?

    濾波器需平衡濾波性能與安全可靠性,如絕緣耐壓、漏電流、溫升等,這些指標相互制約。設計者需權衡各方面要求,采用先進材料、創(chuàng)新設計等手段,確保濾波器長期穩(wěn)定高效運行。
    的頭像 發(fā)表于 02-10 10:39 ?689次閱讀
    濾波器的安全<b class='flag-5'>性</b>和<b class='flag-5'>可靠性</b>指標如何與其濾波<b class='flag-5'>性能</b>相互制約?

    40mR/650V SiC 碳化硅MOSFET,替代30mR 超結MOSFET或者20-30mR的GaN!

    系列產品,B3M040065H,B3M040065L,B3M040065Z高性能,高可靠性和易用,高性價比,同時提供驅動電源和驅動IC解決方案! *附件
    發(fā)表于 01-22 10:43

    如何測試光耦的性能與可靠性

    光耦作為電氣隔離的關鍵組件,其性能可靠性直接影響到整個系統(tǒng)的穩(wěn)定性和安全。因此,對光耦進行嚴格的性能測試和可靠性評估是必不可少的。 光耦
    的頭像 發(fā)表于 01-14 16:13 ?2277次閱讀

    什么是MOSFET柵極氧化層?如何測試SiC碳化硅MOSFET的柵氧可靠性

    具有決定性的影響。因此,深入理解柵極氧化層的特性,并掌握其可靠性測試方法,對于推動碳化硅 MOSFET的應用和發(fā)展具有重要意義。今天的“SiC科普小課堂”將聚焦于“柵極氧化層”這一新話題:“什么是柵極
    發(fā)表于 01-04 12:37

    瞻芯電子參與編制SiC MOSFET可靠性和動態(tài)開關測試標準

    日前,在第十屆國際第三代半導體論壇(IFWS)上,第三代半導體產業(yè)技術創(chuàng)新戰(zhàn)略聯盟(CASA)發(fā)布了9項碳化硅 (SiC) MOSFET測試與可靠性標準,旨在為SiC
    的頭像 發(fā)表于 11-29 13:47 ?1600次閱讀
    瞻芯電子參與編制<b class='flag-5'>SiC</b> <b class='flag-5'>MOSFET</b><b class='flag-5'>可靠性</b>和動態(tài)開關測試標準

    重磅 9項 SiC MOSFET測試與可靠性標準發(fā)布

    SiC MOSFET測試與可靠性標準。這一系列標準的發(fā)布,旨在為SiC MOSFET功率器件提供一套科學、合理的測試與評估方法,支撐產品
    的頭像 發(fā)表于 11-20 10:56 ?1801次閱讀
    重磅 9項 <b class='flag-5'>SiC</b> <b class='flag-5'>MOSFET</b>測試與<b class='flag-5'>可靠性</b>標準發(fā)布