亚洲精品久久久久久久久久久,亚洲国产精品一区二区制服,亚洲精品午夜精品,国产成人精品综合在线观看,最近2019中文字幕一页二页

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內(nèi)不再提示

FPGA:狀態(tài)機簡述

FPGA開源工作室 ? 來源:FPGA開源工作室 ? 作者:FreeZynq ? 2020-11-05 17:58 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

本文目錄

前言

狀態(tài)機簡介

狀態(tài)機分類
Mealy 型狀態(tài)機
Moore 型狀態(tài)機

狀態(tài)機描述
一段式狀態(tài)機
二段式狀態(tài)機
三段式狀態(tài)機

狀態(tài)機優(yōu)缺點

總結

擴展-四段式狀態(tài)機

01. 前言

狀態(tài)機是FPGA設計中一種非常重要、非常根基的設計思想,堪稱FPGA的靈魂,貫穿FPGA設計的始終。

02. 狀態(tài)機簡介

什么是狀態(tài)機:狀態(tài)機通過不同的狀態(tài)遷移來完成特定的邏輯操作(時序操作)狀態(tài)機是許多數(shù)字系統(tǒng)的核心部件, 是一類重要的時序邏輯電路。通常包括三個部分:
下一個狀態(tài)的邏輯電路
存儲狀態(tài)機當前狀態(tài)的時序邏輯電路
輸出組合邏輯電路

03. 狀態(tài)機分類

通常, 狀態(tài)機的狀態(tài)數(shù)量有限, 稱為有限狀態(tài)機(FSM) 。由于狀態(tài)機所有觸發(fā)器的時鐘由同一脈沖邊沿觸發(fā), 故也稱之為同步狀態(tài)機。

根據(jù)狀態(tài)機的輸出信號是否與電路的輸入有關分為 Mealy 型狀態(tài)機和 Moore 型狀態(tài)機

3.1,Mealy 型狀態(tài)機

電路的輸出信號不僅與電路當前狀態(tài)有關, 還與電路的輸入有關

3.2,Moore 型狀態(tài)機

電路的輸出僅僅與各觸發(fā)器的狀態(tài), 不受電路輸入信號影響或無輸入

狀態(tài)機的狀態(tài)轉移圖, 通常也可根據(jù)輸入和內(nèi)部條件畫出。一般來說, 狀態(tài)機的設計包含下列設計步驟:

根據(jù)需求和設計原則, 確定是 Moore 型還是 Mealy 型狀態(tài)機;

分析狀態(tài)機的所有狀態(tài), 對每一狀態(tài)選擇合適的編碼方式, 進行編碼;

根據(jù)狀態(tài)轉移關系和輸出繪出狀態(tài)轉移圖;

構建合適的狀態(tài)機結構, 對狀態(tài)機進行硬件描述。

04. 狀態(tài)機描述

狀態(tài)機的描述通常有三種方法, 稱為一段式狀態(tài)機, 二段式狀態(tài)機和三段式狀態(tài)機。
狀態(tài)機的描述通常包含以下四部分:

利用參數(shù)定義語句 parameter 描述狀態(tài)機各個狀態(tài)名稱, 即狀態(tài)編碼。狀態(tài)編碼通常有很多方法包含自然二進制編碼, One-hot 編碼,格雷編碼碼等;

用時序的 always 塊描述狀態(tài)觸發(fā)器實現(xiàn)狀態(tài)存儲;

使用敏感表和 case 語句(也采用 if-else 等價語句) 描述狀態(tài)轉換邏輯;

描述狀態(tài)機的輸出邏輯。

下面根據(jù)狀態(tài)機的三種方法來具體說明

4.1,一段式狀態(tài)機

1moduledetect_1( 2inputclk_i, 3inputrst_n_i, 4outputout_o 5); 6regout_r; 7//狀態(tài)聲明和狀態(tài)編碼 8reg[1:0]state; 9parameter[1:0]S0=2'b00; 10parameter[1:0]S1=2'b01; 11parameter[1:0]S2=2'b10; 12parameter[1:0]S3=2'b11; 13always@(posedgeclk_i) 14begin 15if(!rst_n_i)begin 16state<=0; 17????out_r<=1'b0; 18??end 19??else 20????case(state) 21??????S0?: 22??????begin 23????????out_r<=1'b0; 24????????state<=?S1; 25??????end 26??????S1?: 27??????begin 28????????out_r<=1'b1; 29????????state<=?S2; 30??????end 31??????S2?: 32??????begin 33????????out_r<=1'b0; 34????????state<=?S3; 35??????end 36??????S3?: 37????????begin 38????????out_r<=1'b1; 39??????end 40????endcase 41end 42assign?out_o=out_r; 43endmodul 44

一段式狀態(tài)機是應該避免使用的, 該寫法僅僅適用于非常簡單的狀態(tài)機設計。

4.2,兩段式狀態(tài)機

1moduledetect_2( 2inputclk_i, 3inputrst_n_i, 4outputout_o 5); 6regout_r; 7//狀態(tài)聲明和狀態(tài)編碼 8reg[1:0]Current_state; 9reg[1:0]Next_state; 10parameter[1:0]S0=2'b00; 11parameter[1:0]S1=2'b01; 12parameter[1:0]S2=2'b10; 13parameter[1:0]S3=2'b11; 14//時序邏輯:描述狀態(tài)轉換 15always@(posedgeclk_i) 16begin 17if(!rst_n_i) 18Current_state<=0; 19????else 20??????Current_state<=Next_state; 21??end 22??//組合邏輯:描述下一狀態(tài)和輸出 23??always@(*) 24??begin 25????out_r=1'b0; 26????case(Current_state) 27??????S0?: 28????????begin 29??????????out_r=1'b0; 30??????????Next_state=?S1; 31????????end 32??????S1?: 33????????begin 34??????????out_r=1'b1; 35??????????Next_state=?S2; 36????????end 37??????S2?: 38????????begin 39??????????out_r=1'b0; 40??????????Next_state=?S3; 41????????end 42??????S3?: 43????????begin 44??????????out_r=1'b1; 45??????????Next_state=Next_state; 46????????end 47????endcase 48??end 49??assign?out_o?=?out_r; 50endmodule 51

兩段式狀態(tài)機采用兩個 always 模塊實現(xiàn)狀態(tài)機的功能, 其中一個 always 采用同步時序邏輯描述狀態(tài)轉移, 另一個 always 采用組合邏輯來判斷狀態(tài)條件轉移。

4.3,三段式狀態(tài)機

1moduledetect_3( 2inputclk_i, 3inputrst_n_i, 4outputout_o 5); 6regout_r; 7//狀態(tài)聲明和狀態(tài)編碼 8reg[1:0]Current_state; 9reg[1:0]Next_state; 10parameter[1:0]S0=2'b00; 11parameter[1:0]S1=2'b01; 12parameter[1:0]S2=2'b10; 13parameter[1:0]S3=2'b11; 14//時序邏輯:描述狀態(tài)轉換 15always@(posedgeclk_i) 16begin 17if(!rst_n_i) 18Current_state<=0; 19????else 20??????Current_state<=Next_state; 21??end 22??//組合邏輯:?描述下一狀態(tài) 23??always@(*) 24??begin 25????case(Current_state) 26??????S0: 27????????Next_state?=?S1; 28??????S1: 29????????Next_state?=?S2; 30??????S2: 31????????Next_state?=?S3; 32??????S3: 33????????begin 34??????????Next_state?=?Next_state; 35????????end 36??????default?: 37??????Next_state?=?S0; 38????endcase 39??end 40??//輸出邏輯:?讓輸出 out,?經(jīng)過寄存器 out_r 鎖存后輸出,?消除毛刺 41??always@(posedge?clk_i) 42??begin 43????if(!rst_n_i) 44??????out_r<=1'b0; 45????else 46??????begin 47????????case(Current_state) 48??????????S0,S2: 49????????????out_r<=1'b0; 50??????????S1,S3: 51????????????out_r<=1'b1; 52??????????default?: 53????????????out_r<=out_r; 54????????endcase 55??????end 56??end 57 58??assign?out_o=out_r; 59endmodule 60

三段式狀態(tài)機在第一個 always 模塊采用同步時序邏輯方式描述狀態(tài)轉移, 第二個always 模塊采用組合邏輯方式描述狀態(tài)轉移規(guī)律, 第三個 always 描述電路的輸出。通常讓輸出信號經(jīng)過寄存器緩存之后再輸出, 消除電路毛刺。

05. 狀態(tài)機優(yōu)缺點

1、一段式狀態(tài)機

只涉及時序電路,沒有競爭與冒險,同時消耗邏輯比較少。

但是如果狀態(tài)非常多,一段式狀態(tài)機顯得比較臃腫,不利于維護。

2、兩段式狀態(tài)機

當一個模塊采用時序(狀態(tài)轉移),一個模塊采用組合時候(狀態(tài)機輸出),組合邏輯電路容易造成競爭與冒險;當兩個模塊都采用時序,可以避免競爭與冒險的存在,但是整個狀態(tài)機的時序上會延時一個周期。

兩段式狀態(tài)機是推薦的狀態(tài)機設計方法。

3、三段式狀態(tài)機

三段式狀態(tài)機在狀態(tài)轉移時采用組合邏輯電路+格雷碼,避免了組合邏輯的競爭與冒險;狀態(tài)機輸出采用了同步寄存器輸出,也可以避免組合邏輯電路的競爭與冒險;采用這兩種方法極大的降低了競爭冒險。并且在狀態(tài)機的采用這種組合邏輯電路+次態(tài)寄存器輸出,避免了兩段式狀態(tài)機的延時一個周期(三段式狀態(tài)機在上一狀態(tài)中根據(jù)輸入條件判斷當前狀態(tài)的輸出,從而在不插入額外時鐘節(jié)拍的前提下,實現(xiàn)寄存器的輸出)。

三段式狀態(tài)機也是比較推崇的,主要是由于維護方便, 組合邏輯與時序邏輯完全獨立。

06. 總結

靈活選擇狀態(tài)機,不一定要拘泥理論,怎樣方便怎樣來

07.擴展

四段式不是指三個always代碼,而是四段程序。使用四段式的寫法,可參照明德?lián)PGVIM特色指令Ztj產(chǎn)生的狀態(tài)機模板。

明·德·揚四段式狀態(tài)機符合一次只考慮一個因素的設計理念。

第一段代碼,照抄格式,完全不用想其他的。

第二段代碼,只考慮狀態(tài)之間的跳轉,也就是說各個狀態(tài)機之間跳轉關系。

第三段代碼,只考慮跳轉條件。

第四段,每個信號逐個設計。

有興趣的話可以自己去學習一下,或者http://www.mdyedu.com/product/299.html自行看視頻。

責任編輯:xj

原文標題:FPGA 高手養(yǎng)成記-淺談狀態(tài)機

文章出處:【微信公眾號:FPGA開源工作室】歡迎添加關注!文章轉載請注明出處。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • FPGA
    +關注

    關注

    1652

    文章

    22238

    瀏覽量

    628718
  • 時鐘
    +關注

    關注

    11

    文章

    1949

    瀏覽量

    134369
  • 狀態(tài)機
    +關注

    關注

    2

    文章

    497

    瀏覽量

    28750

原文標題:FPGA 高手養(yǎng)成記-淺談狀態(tài)機

文章出處:【微信號:leezym0317,微信公眾號:FPGA開源工作室】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    睿遠研究院丨IO-Link規(guī)范解讀(八):M-Sequence Type 與消息處理狀態(tài)機

    丟棄,減少后端工作量。 那么今天我們就來深入研究下,消息處理模塊中提到的各類M-Sequence,以及主從站的消息處理狀態(tài)機! ? 1 M-Sequence Type 上回講到主站發(fā)出來的MC和CKT
    的頭像 發(fā)表于 11-07 16:18 ?1854次閱讀
    睿遠研究院丨IO-Link規(guī)范解讀(八):M-Sequence Type 與消息處理<b class='flag-5'>狀態(tài)機</b>

    睿遠研究院丨IO-Link規(guī)范解讀(六):主從站狀態(tài)機解析

    前言 書接上文,今天我們就來好好聊聊主從站的DL-Mode狀態(tài)機,還請各位童鞋前排坐好! 1主站狀態(tài)機解析 主站的DL-Mode狀態(tài)機有5個大狀態(tài),也是我們很熟悉的 建立通信、開始、預
    的頭像 發(fā)表于 10-28 17:34 ?3374次閱讀
    睿遠研究院丨IO-Link規(guī)范解讀(六):主從站<b class='flag-5'>狀態(tài)機</b>解析

    JTAG標準的狀態(tài)機實現(xiàn)

    JTAG作為一項國際標準測試協(xié)議(IEEE1149.1兼容),主要用于芯片內(nèi)部測試和調(diào)試。目前的主流芯片均支持JTAG協(xié)議,如DSP、FPGA、ARM、部分單片等。標準的JTAG接口是20Pin,但JTAG實際使用的只有4根信號線,再配合電源、地。
    的頭像 發(fā)表于 08-21 15:12 ?1813次閱讀
    JTAG標準的<b class='flag-5'>狀態(tài)機</b>實現(xiàn)

    基于FPGA和USB3.0通信的UVC攝像機設計方案

    本次演示用的是USB3.0芯片-CYPRESS CYUSB3014(下稱 FX3),該芯片是標準的USB3.0 PHY,可以大大簡化使用USB通信時FPGA的設計,主需要使用狀態(tài)機進行FIFO的讀寫
    的頭像 發(fā)表于 07-21 16:20 ?5933次閱讀
    基于<b class='flag-5'>FPGA</b>和USB3.0通信的UVC攝像機設計方案

    請問如何在FX10上使用GPIF III狀態(tài)機 *.h 文件?

    LVCMOS 2 位 SlaveFIFO GPIF III 狀態(tài)機的演示中有一個 cy_gpif_header_lvcmos.h 文件。 我想知道如何使用.h文件,只需放入.h文件放入 FX10 項目? 您有它的用戶指南文檔嗎?
    發(fā)表于 07-16 08:17

    NVMe高速傳輸之擺脫XDMA設計之十:NVMe初始化狀態(tài)機設計

    1為NVMe配置初始化狀態(tài)機狀態(tài)轉移圖。各狀態(tài)的說明如下: 圖1NVMe初始化狀態(tài)轉移圖 IDLE:空閑狀態(tài),復位后的初始
    發(fā)表于 07-05 22:03

    NVMe高速傳輸之擺脫XDMA設計之八:PCIe初始化狀態(tài)機設計

    PCIe配置初始化狀態(tài)機實現(xiàn)PCIe設備枚舉和配置空間初始化過程,在完成鏈路訓練后,使用DFS(深度優(yōu)先搜索)算法枚舉PCIe總線上的設備,完成PCIe總線域的地址分配和設備的初始化。PCIe配置
    發(fā)表于 07-05 22:00

    有可能在 FX3 GPIF2 中創(chuàng)建兩個獨立的狀態(tài)機嗎?

    我想,如果我想通過 FX3 GPIF2 創(chuàng)建兩個獨立的傳輸流接口,我需要在 GPIF2 設計器中創(chuàng)建兩個獨立的狀態(tài)機,我是否有可能在 GPIF2 設計器中創(chuàng)建兩個獨立的狀態(tài)機?
    發(fā)表于 05-20 06:14

    CX3 GPIF II狀態(tài)機獲取錯誤狀態(tài)并且無法顯示視頻流怎么解決?

    我想通過 CX3065 從 FPGA 捕獲 MIPI 圖像,但是失敗了。 我可以通過示波器看到 VSYNC 和 HSYNC 信號。 我有一些截圖 我需要一些幫助。 這是 MIPI 發(fā)送的 FPGA
    發(fā)表于 05-16 07:54

    cypress3014視頻格式改變的話,GPIF狀態(tài)機需不需要重新配置?

    你好,請問視頻格式改變的話,GPIF狀態(tài)機需不需要重新配置
    發(fā)表于 05-14 07:28

    求助,關于srammaster.cydsn中狀態(tài)機的問題求解

    晚上好。 我目前正在學習 GPIF II。 查看..EZ-USB FX3 SDK1.3firmwaregpif_examplescyfxsrammastersrammaster.cydsn中的狀態(tài)機,有狀態(tài)START和START1。 這意味著什么?
    發(fā)表于 05-12 06:20

    高速ssd存儲系統(tǒng)中數(shù)據(jù)緩存控制器流程控制設計

    高速SSD系統(tǒng)中流程控制模塊設計。該模塊主要由寄存器、讀狀態(tài)機、寫狀態(tài)機和命令生成模塊組成,系統(tǒng)介紹各模塊功能。
    的頭像 發(fā)表于 04-14 10:43 ?576次閱讀
    高速ssd存儲系統(tǒng)中數(shù)據(jù)緩存控制器流程控制設計

    基于FPGA的DS18B20數(shù)字溫度傳感器測溫實例

    本文將使用三段式狀態(tài)機(Moore型)的寫法來對DS18B20進行測溫操作,以便了解DS18B20和熟悉三段式狀態(tài)機的寫法。
    的頭像 發(fā)表于 03-17 11:06 ?1984次閱讀
    基于<b class='flag-5'>FPGA</b>的DS18B20數(shù)字溫度傳感器測溫實例

    Simulink中的狀態(tài)機建模方法 Simulink數(shù)據(jù)可視化與分析功能

    1. Simulink中的狀態(tài)機建模方法 1.1 理解狀態(tài)機的基本概念 在開始建模之前,了解狀態(tài)機的基本概念是必要的。狀態(tài)機由以下幾個部分組成:
    的頭像 發(fā)表于 12-12 09:27 ?4057次閱讀

    基于狀態(tài)機和面向?qū)ο蟮乃枷朐O計按鍵檢測模塊

    嵌入式入門學習的教程里面,按鍵原理普遍被認為是“很簡單”的知識點之一,按鍵輸入檢測的原理,無非就是通過CPU不斷掃描按鍵引腳的電平狀態(tài),或者采用單片引腳外部中斷方式,然后在死循環(huán)或者中斷服務程序里面處理按鍵被按下
    的頭像 發(fā)表于 11-14 11:44 ?1282次閱讀
    基于<b class='flag-5'>狀態(tài)機</b>和面向?qū)ο蟮乃枷朐O計按鍵檢測模塊