亚洲精品久久久久久久久久久,亚洲国产精品一区二区制服,亚洲精品午夜精品,国产成人精品综合在线观看,最近2019中文字幕一页二页

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

基于FPGA的除法器純邏輯設(shè)計案例

姚小熊27 ? 來源:電路城論壇 ? 作者:yiqizhenshanhe ? 2020-06-17 10:17 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

前邊寫了很多關(guān)于板上外圍器件的評測文章,這篇是FPGA純邏輯設(shè)計,是FPGA的另一部分——算法實(shí)現(xiàn),上篇文章做了HDC1000傳感器的使用,當(dāng)時說FPGA是不支持小數(shù)的,本篇記述的是FPGA如何去做除法運(yùn)算。很多人覺得不就是除法嘛,直接打上/即可,但是,F(xiàn)PGA是不能正確綜合這個除法器的,綜合的結(jié)果只是一個固定數(shù)值,而不像其他微處理器??梢赃@么說,用FPGA實(shí)現(xiàn)除法運(yùn)算是比較麻煩的。

用軟件編程的時候,用到除法器的時候,一個/就能求商,一個%就能求余,很簡單。但是,如果使用硬件來實(shí)現(xiàn)除法運(yùn)算,就需要了解計算機(jī)存儲結(jié)構(gòu),二進(jìn)制的除法和平常使用的十進(jìn)制除法是一樣的,都是通過輾轉(zhuǎn)相除的原理,

基于FPGA的觸發(fā)器純邏輯設(shè)計

原理如上所述,現(xiàn)在需要把這個原理轉(zhuǎn)換成可實(shí)現(xiàn)的設(shè)計方案,從圖可以看出,首先是將除數(shù)與被除數(shù)的最高3位做比較,如果除數(shù)(110)大于被除數(shù)(101),則將商賦值為0(最高位是0可以省略),被除數(shù)向右增加1位再進(jìn)行比較;當(dāng)被除數(shù)增加1位,除數(shù)(110)小于被除數(shù)(1010),則將商賦值為1,接著進(jìn)行二進(jìn)制減法運(yùn)算,被除數(shù)(1010)減去除數(shù)(110),變成100;然后被除數(shù)向右再增加1位,變成1001,再與除數(shù)(110)比較,以此類推,最后輸出結(jié)果。

設(shè)計好代碼,用Modelsim仿真驗(yàn)證,

基于FPGA的觸發(fā)器純邏輯設(shè)計

用$random產(chǎn)生隨機(jī)數(shù),實(shí)現(xiàn)效果如下:

i_dividend為被除數(shù),i_divisor為除數(shù),o_quotient為商,o_remainder為余數(shù)(下同)。

基于FPGA的觸發(fā)器純邏輯設(shè)計

$random是不能綜合的,所以,只能用其他的進(jìn)行代替,被除數(shù)用一個計數(shù)器,除數(shù)用數(shù)字3,再進(jìn)行Modelsim仿真驗(yàn)證:

基于FPGA的觸發(fā)器純邏輯設(shè)計

由2個圖可知,除法器設(shè)計滿足需求。

進(jìn)行板上調(diào)試,

基于FPGA的觸發(fā)器純邏輯設(shè)計

綜合后的RTL圖,

基于FPGA的觸發(fā)器純邏輯設(shè)計

Quartus ii軟件查看結(jié)果,一切與預(yù)期一致,設(shè)計成功。

總結(jié):用FPGA實(shí)現(xiàn)除法器真麻煩!

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1652

    文章

    22238

    瀏覽量

    628711
  • 除法器
    +關(guān)注

    關(guān)注

    2

    文章

    15

    瀏覽量

    14105
  • 邏輯設(shè)計
    +關(guān)注

    關(guān)注

    1

    文章

    41

    瀏覽量

    11914
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    基于FPGA的高效除法器設(shè)計

    FPGA可以通過除號直接實(shí)現(xiàn)除法,但是當(dāng)除數(shù)或被除數(shù)位寬較大時,計算會變得緩慢,導(dǎo)致時序約束不能通過。此時可以通過在除法IP中加入流水線來提高最大時鐘頻率,這種方式提高時鐘頻率也很有限。如果還不能達(dá)到要求,就只能把
    的頭像 發(fā)表于 10-28 14:56 ?1627次閱讀
    基于<b class='flag-5'>FPGA</b>的高效<b class='flag-5'>除法器</b>設(shè)計

    E203在基于wallace樹+booth編碼的乘法器優(yōu)化后的跑分結(jié)果

    優(yōu)化思路 E203為了實(shí)現(xiàn)低功耗的要求,乘法器為基于booth編碼和移位加法器結(jié)合的思路,優(yōu)點(diǎn)是只需要一個加法器,而且該加法器還和除法器復(fù)用
    發(fā)表于 10-27 07:54

    一個提升蜂鳥E203性能的方法:乘除法器優(yōu)化

    蜂鳥E203內(nèi)核內(nèi)建多周期硬件乘除法器 MDV 模塊只進(jìn)行運(yùn)算控制,并沒有自己的加法器法器與其他的ALU子單元復(fù)用共享的運(yùn)算數(shù)據(jù)通路,硬件實(shí)現(xiàn)非常節(jié)省面積,是一種相當(dāng)?shù)凸牡膶?shí)現(xiàn)方式,但
    發(fā)表于 10-27 07:16

    E203V2長周期乘法器核心booth算法解讀

    E203V2乘法器所在模塊為e203_exu_alu_muldiv.v,其中包含乘法和除法兩大塊,這里僅對乘法模塊進(jìn)行解讀。 乘法模塊首先進(jìn)行booth編碼,其目的為方便兩個有符號數(shù)相乘,有關(guān)
    發(fā)表于 10-24 09:33

    如何對蜂鳥e203內(nèi)核乘除法器進(jìn)行優(yōu)化

    控制邏輯除法器控制邏輯設(shè)計合理與否直接影響到除法器的性能表現(xiàn),因此可以優(yōu)化除法器控制邏輯,如增
    發(fā)表于 10-24 06:47

    e203乘除法模塊(e203_exu_alu_muldiv.v)中的back2back和special case信號的含義

    首先我們知道,對于e203的乘除法器,為了實(shí)現(xiàn)低功耗,低面積、高資源利用率,乘除法過程復(fù)用了alu數(shù)據(jù)通路,沒有設(shè)計單獨(dú)的乘除法器。 其中乘法采用基4booth編碼得到部分積,并通過移位相加,復(fù)用
    發(fā)表于 10-24 06:37

    基于 SRT4 的整數(shù)除法器的優(yōu)化

    主要的除法運(yùn)算優(yōu)化方法是使用基本的SRT-4算法進(jìn)行除法運(yùn)算,以模擬SRT-64除法運(yùn)算: 為了減少時鐘周期并提高運(yùn)算頻率,極大基法是SRT算法中提出的一種方法。在該方法中,每次迭代的位數(shù)取決于所
    發(fā)表于 10-23 07:23

    蜂鳥乘法器設(shè)計分享

    蜂鳥的乘法器主體設(shè)計在ALU模塊的子單元MDV模塊中,MDV模塊包括乘除法器邏輯設(shè)計,它只包含運(yùn)算控制,但并不包含具體運(yùn)算,它們都需要將部分積或者部分余數(shù)傳入數(shù)據(jù)通路(dpath模塊)中,從而實(shí)現(xiàn)
    發(fā)表于 10-22 08:21

    e203除法器算法改進(jìn)(一)

    e203內(nèi)部除法操作使用加減交替迭代法進(jìn)行運(yùn)算,除幾個特殊運(yùn)算外,正常的除法操作需要33個周期才能輸出運(yùn)算結(jié)果,極大程度地影響了系統(tǒng)的性能。我們對e203的除法器進(jìn)行了新的算法實(shí)現(xiàn)并改進(jìn)。目前高性能
    發(fā)表于 10-22 07:13

    e203除法器算法改進(jìn)(二)

    e203內(nèi)部除法操作使用加減交替迭代法進(jìn)行運(yùn)算,除幾個特殊運(yùn)算外,正常的除法操作需要33個周期才能輸出運(yùn)算結(jié)果,極大程度地影響了系統(tǒng)的性能。我們對e203的除法器進(jìn)行了新的算法實(shí)現(xiàn)并改進(jìn)。目前高性能
    發(fā)表于 10-22 06:11

    兩種常見的除法器工作原理

    二進(jìn)制除法器的本質(zhì)是多次減法,直到余數(shù)小于除數(shù)為止。對應(yīng)的兩個N bit二進(jìn)制數(shù)的除法算法如下。 1、設(shè)置2N bit寄存器A的低N位存放被除數(shù),設(shè)置2N bit寄存器B的高N位存放除數(shù),設(shè)置N
    發(fā)表于 10-21 13:28

    優(yōu)化boot4乘法器方法

    優(yōu)化電路設(shè)計:在電路設(shè)計中,可以采用更快速的邏輯單元和存儲器元件,優(yōu)化關(guān)鍵路徑和信號傳輸路線,從而降低延遲,縮短乘法器的運(yùn)算周期。 固定位寬:Boot4乘法器可以處理不同位寬的數(shù)據(jù),但是處理不同位寬
    發(fā)表于 10-21 12:13

    除法器工作原理介紹

    二進(jìn)制除法器的本質(zhì)是多次減法,直到余數(shù)小于除數(shù)為止。對應(yīng)的兩個N bit二進(jìn)制數(shù)的除法算法如下。 1、設(shè)置2N bit寄存器A的低N位存放被除數(shù),設(shè)置2N bit寄存器B的高N位存放除數(shù),設(shè)置N
    發(fā)表于 10-21 08:32

    數(shù)字IC設(shè)計中的除法器的工作原理

    除法器介紹 二進(jìn)制除法器的本質(zhì)是多次減法,直到余數(shù)小于除數(shù)為止。對應(yīng)的兩個N bit二進(jìn)制數(shù)的除法算法如下。 1、設(shè)置2N bit寄存器A的低N位存放被除數(shù),設(shè)置2N bit寄存器B的高N位存放除數(shù)
    發(fā)表于 10-21 07:20

    CPLD 與 FPGA 的區(qū)別

    的數(shù)字邏輯設(shè)計。 FPGA(Field-Programmable Gate Array) :FPGA是一種更為復(fù)雜和靈活的可編程邏輯器件,由大
    的頭像 發(fā)表于 01-23 09:46 ?2330次閱讀