完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>
這些8位鎖存器具有3態(tài)輸出,專(zhuān)為驅(qū)動(dòng)高電容或相對(duì)低阻抗負(fù)載而設(shè)計(jì)。這些器件特別適用于實(shí)現(xiàn)緩沖寄存器,I /O端口,雙向總線(xiàn)驅(qū)動(dòng)器和工作寄存器。
8個(gè)鎖存器是D型透明鎖存器。當(dāng)鎖存使能(LE)輸入為高電平時(shí),Q輸出跟隨數(shù)據(jù)(D)輸入。當(dāng)LE變?yōu)榈碗娖綍r(shí),Q輸出鎖存在D輸入端設(shè)置的邏輯電平。
緩沖輸出使能(OE)輸入可用于將8個(gè)輸出置于a正常邏輯狀態(tài)(高或低邏輯電平)或高阻態(tài)。在高阻抗?fàn)顟B(tài)下,輸出既不會(huì)加載也不會(huì)顯著驅(qū)動(dòng)總線(xiàn)。高阻抗?fàn)顟B(tài)和增加的驅(qū)動(dòng)提供了在總線(xiàn)組織系統(tǒng)中驅(qū)動(dòng)總線(xiàn)的能力,而無(wú)需接口或上拉組件。
(OE)\不會(huì)影響鎖存器的內(nèi)部操作。當(dāng)輸出處于高阻態(tài)時(shí),可以保留舊數(shù)據(jù)或輸入新數(shù)據(jù)。
為確保上電或斷電期間的高阻態(tài),(OE)\應(yīng)綁定通過(guò)上拉電阻到V CC ;電阻的最小值由驅(qū)動(dòng)器的電流吸收能力決定。
| ? |
|---|
| Technology Family |
| VCC (Min) (V) |
| VCC (Max) (V) |
| Bits (#) |
| F @ Nom Voltage (Max) (Mhz) |
| ICC @ Nom Voltage (Max) (mA) |
| tpd @ Nom Voltage (Max) (ns) |
| Input Type |
| 3-State Output |
| IOL (Max) (mA) |
| Output Type |
| Rating |
| Operating Temperature Range (C) |
| Package Group |
| Package Size: mm2:W x L (PKG) |
| ? |
| SN54ACT373 | SN74ACT373 |
|---|---|
| ACT ? ? | ACT ? ? |
| 4.5 ? ? | 4.5 ? ? |
| 5.5 ? ? | 5.5 ? ? |
| 8 ? ? | 8 ? ? |
| 90 ? ? | 90 ? ? |
| 0.04 ? ? | 0.04 ? ? |
| 11.5 ? ? | 11.5 ? ? |
| TTL ? ? | TTL ? ? |
| Yes ? ? | Yes ? ? |
| 24 ? ? | 24 ? ? |
| CMOS ? ? | CMOS ? ? |
| Military ? ? | Catalog ? ? |
| -55 to 125 ? ? | -40 to 85 ? ? |
| CDIP CFP LCCC ? ? | PDIP SO SOIC SSOP TSSOP ? ? |
| See datasheet (CDIP) See datasheet (CFP) 20LCCC: 79 mm2: 8.89 x 8.89(LCCC) ? ? | See datasheet (PDIP) 20SO: 98 mm2: 7.8 x 12.6(SO) 20SOIC: 132 mm2: 10.3 x 12.8(SOIC) 20SSOP: 56 mm2: 7.8 x 7.2(SSOP) 20TSSOP: 42 mm2: 6.4 x 6.5(TSSOP) ? ? |
| 無(wú)樣片 |