亚洲精品久久久久久久久久久,亚洲国产精品一区二区制服,亚洲精品午夜精品,国产成人精品综合在线观看,最近2019中文字幕一页二页

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

小腳丫FPGA的綜合技能學(xué)習(xí)平臺(tái)

電子森林 ? 來源:FPGA入門到精通 ? 作者:FPGA入門到精通 ? 2021-01-06 17:12 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

小腳丫FPGA的綜合技能學(xué)習(xí)平臺(tái),功能見下圖:

ec4b0f44-4628-11eb-8b86-12bb97331649.png

實(shí)物長(zhǎng)這樣:

不少同學(xué)搭配口袋儀器,可以在這個(gè)板上觀測(cè)每一根信號(hào)的時(shí)序變化:

ecd91e10-4628-11eb-8b86-12bb97331649.png

該平臺(tái)的主要構(gòu)成:

1. 任意波形/信號(hào)發(fā)生器的功能:

能夠通過R-2R階梯網(wǎng)絡(luò)生成0-2MHz的任意波形(若更換輸出級(jí)的運(yùn)算放大器能夠生成更高頻率的信號(hào)),包括正弦波、三角波、鋸齒波、方波等,信號(hào)幅度為3Vpp,輸出信號(hào)的波形、頻率以及幅度皆可調(diào)節(jié);

同時(shí)可以能夠通過PWM用一根數(shù)據(jù)線搭配R、C構(gòu)成的低通濾波器生成0-20KHz的任意波形,可同上述用R-2R構(gòu)成的高速信號(hào)發(fā)生器進(jìn)行對(duì)比;

通過該功能,能夠掌握DDS生成任意波形/信號(hào)的原理、使用方法、以及DAC工作原理、構(gòu)成方式、信號(hào)的頻譜構(gòu)成等

2. ADC數(shù)據(jù)采集的功能:

板上有一顆SPI接口的串行ADC,可以采集電位計(jì)上的電壓,旋轉(zhuǎn)電位計(jì),可以觀察采集到的電壓值的變化

也可以將1中的DDS信號(hào)發(fā)生器產(chǎn)生的波形送到ADC的輸入端,構(gòu)成一個(gè)環(huán)路,即便在家沒有任何測(cè)試儀器的情況下也可以通過本地產(chǎn)生的波形信號(hào)進(jìn)行電路和邏輯的調(diào)試

串行ADC的采樣率為200KHz,可以對(duì)頻率為20KHz以內(nèi)的信號(hào)(音頻信號(hào)的范圍)進(jìn)行采樣并顯示在OLED屏上

延伸的功能 - 對(duì)信號(hào)進(jìn)行頻譜分析,通過FFT變換得到被采集信號(hào)的基頻及多個(gè)高次諧波的分量信息

通過這個(gè)功能,可以掌握ADC的工作原理以及在數(shù)據(jù)采集中的應(yīng)用方式、SPI總線的使用、模擬信號(hào)帶寬、ADC采樣率、SPI總線速率等之間的時(shí)序關(guān)系

3. 傳感器信息輸入

能夠通過單總線采集溫度傳感器(使用經(jīng)典的18B20器件)的數(shù)據(jù)并顯示出來

通過這個(gè)功能,可以學(xué)會(huì)單總線的邏輯實(shí)現(xiàn)以及傳感器數(shù)據(jù)的處理,對(duì)于理解物聯(lián)網(wǎng)產(chǎn)品比較有幫助

4. OLED圖形化信息顯示

板上采用了一塊128*32分辨率的OLED作為信息顯示終端,可以顯示溫度傳感器的溫度值、通過ADC采集到的電位計(jì)的電壓值、DDS信號(hào)發(fā)生器生成的波形以及必要的菜單信息

通過這個(gè)功能可以掌握SPI顯示屏的使用、SPI總線邏輯以及屏上信息的文本、圖形化顯示等。越來越多的電子產(chǎn)品、創(chuàng)意設(shè)計(jì)都采用圖形化的OLED顯示屏成為信息展示的終端,無論用MCU還是FPGA的系統(tǒng),在電賽中的很多項(xiàng)目中也會(huì)用到信息的圖形化顯示。

5. 蜂鳴器輸出

板上有一個(gè)經(jīng)三極管驅(qū)動(dòng)的蜂鳴器,可以通過PWM來實(shí)現(xiàn)聲音的輸出,比如播放音樂、聲音報(bào)警等

這個(gè)功能可以給學(xué)習(xí)者更有趣的方式了解PWM的應(yīng)用

6. UART通信

板載USB-UART芯片CH340,能夠?qū)崿F(xiàn)FPGA和上位機(jī)PC的通信

通過這個(gè)功能,可以深刻體會(huì)異步串行通信UART的工作原理、邏輯實(shí)現(xiàn)、優(yōu)勢(shì)、應(yīng)用等,打通了同PC的連接,延伸了板卡的功能

小小的板子能學(xué)的東西其實(shí)很多,因此也備受全國很多高校同學(xué)們的歡迎,在硬禾學(xué)堂里也有很多次的直播課程都是基于這個(gè)平臺(tái)制作的,有興趣的同學(xué)可以學(xué)習(xí)一下。

責(zé)任編輯:xj

原文標(biāo)題:定時(shí)、測(cè)溫、報(bào)警、控制.... - 寒假在家一起練(4)

文章出處:【微信公眾號(hào):FPGA入門到精通】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1652

    文章

    22238

    瀏覽量

    628718
  • 定時(shí)
    +關(guān)注

    關(guān)注

    1

    文章

    124

    瀏覽量

    26264
  • 測(cè)溫
    +關(guān)注

    關(guān)注

    1

    文章

    259

    瀏覽量

    32454

原文標(biāo)題:定時(shí)、測(cè)溫、報(bào)警、控制.... - 寒假在家一起練(4)

文章出處:【微信號(hào):xiaojiaoyafpga,微信公眾號(hào):電子森林】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    開源RISC-V處理器(蜂鳥E203)學(xué)習(xí)(二)修改FPGA綜合環(huán)境(移植到自己的Xilinx FPGA板卡)

    1.簡(jiǎn)述 首先感謝芯來開源了蜂鳥E203 risc-v處理器,提供了比較完整的工程環(huán)境、配套的軟硬件。但是配套的FPGA板卡實(shí)在太貴,對(duì)于自費(fèi)學(xué)習(xí)的來說是不小的學(xué)習(xí)成本,而且我也認(rèn)為完備環(huán)境
    發(fā)表于 10-31 08:46

    FPGA開發(fā)板vivado綜合、下載程序問題匯總

    在做vivado綜合時(shí)和FPGA下載程序時(shí),我們碰到以下問題,并找出了對(duì)應(yīng)的解決方案。 1.could not open include file”e203_defines.v”問題 在做
    發(fā)表于 10-24 07:12

    嵌入式需要掌握哪些核心技能?

    嵌入式需要掌握哪些核心技能? 若想通過學(xué)習(xí)嵌入式技術(shù)提升就業(yè)競(jìng)爭(zhēng)力,需重點(diǎn)掌握C語言、嵌入式硬件架構(gòu)、RTOS/Linux開發(fā)、通信協(xié)議四大核心技能,并結(jié)合行業(yè)需求積累項(xiàng)目經(jīng)驗(yàn)。 以下為具體分析
    發(fā)表于 10-21 16:25

    FPGA在機(jī)器學(xué)習(xí)中的具體應(yīng)用

    隨著機(jī)器學(xué)習(xí)和人工智能技術(shù)的迅猛發(fā)展,傳統(tǒng)的中央處理單元(CPU)和圖形處理單元(GPU)已經(jīng)無法滿足高效處理大規(guī)模數(shù)據(jù)和復(fù)雜模型的需求。FPGA(現(xiàn)場(chǎng)可編程門陣列)作為一種靈活且高效的硬件加速平臺(tái)
    的頭像 發(fā)表于 07-16 15:34 ?2474次閱讀

    2025集創(chuàng)賽紫光同創(chuàng)生態(tài)職業(yè)技能杯乘風(fēng)啟航!邀您參加!

    職業(yè)技能賽項(xiàng)。本屆主要面向中高職,職業(yè)本科集成電路人才培養(yǎng)領(lǐng)域,打造國內(nèi)一流的全國性集成電路技能賽事和技能人才培養(yǎng)平臺(tái),助力中國集成電路事業(yè)發(fā)展。作為
    的頭像 發(fā)表于 04-25 14:03 ?2196次閱讀
    2025集創(chuàng)賽紫光同創(chuàng)生態(tài)職業(yè)<b class='flag-5'>技能</b>杯乘風(fēng)啟航!邀您參加!

    電磁頻譜數(shù)據(jù)綜合管理平臺(tái)系統(tǒng)全面解析

    電磁頻譜數(shù)據(jù)綜合管理平臺(tái)
    的頭像 發(fā)表于 04-23 16:25 ?501次閱讀

    Xobin入選2024年Gartner?《開發(fā)者技能評(píng)估與面試平臺(tái)市場(chǎng)指南》

    印度金奈2025年4月2日 /美通社/ --? 行業(yè)領(lǐng)先的技能評(píng)估軟件 Xobin欣然宣布其入選2024年Gartner? 《開發(fā)者技能評(píng)估和面試平臺(tái)市場(chǎng)指南》。 Xobin每年吸引 400多萬名
    的頭像 發(fā)表于 04-02 14:00 ?385次閱讀
    Xobin入選2024年Gartner?《開發(fā)者<b class='flag-5'>技能</b>評(píng)估與面試<b class='flag-5'>平臺(tái)</b>市場(chǎng)指南》

    什么是綜合能源管理平臺(tái)?

    綜合能源管理平臺(tái)是一種通過集中管理和優(yōu)化能源使用的系統(tǒng)。這種平臺(tái)通過整合各種能源數(shù)據(jù)、設(shè)備和操作流程,以提高能源效率和減少成本。它不僅適用于工業(yè)和商業(yè)環(huán)境,還可以在家庭和城市基礎(chǔ)設(shè)施中發(fā)揮作用。本文
    的頭像 發(fā)表于 02-11 13:15 ?1263次閱讀
    什么是<b class='flag-5'>綜合</b>能源管理<b class='flag-5'>平臺(tái)</b>?

    元宇宙AI在線實(shí)驗(yàn)平臺(tái)助力“技能興魯“職業(yè)技能大賽人工智能應(yīng)用賽圓滿舉辦

    2024年山東省“技能興魯”職業(yè)技能大賽——第九屆山東省電子信息行業(yè)職業(yè)技能競(jìng)賽人工智能綜合技術(shù)應(yīng)用(人工智能訓(xùn)練師)賽項(xiàng)在濰坊工程職業(yè)學(xué)院成功舉辦。本次大賽由山東省科學(xué)技術(shù)協(xié)會(huì)、山東
    的頭像 發(fā)表于 02-11 11:44 ?938次閱讀
    元宇宙AI在線實(shí)驗(yàn)<b class='flag-5'>平臺(tái)</b>助力“<b class='flag-5'>技能</b>興魯“職業(yè)<b class='flag-5'>技能</b>大賽人工智能應(yīng)用賽圓滿舉辦

    FPGA在AI方面有哪些應(yīng)用

    隨著人工智能技術(shù)的飛速發(fā)展,對(duì)計(jì)算性能的需求也日益增長(zhǎng)。FPGA(現(xiàn)場(chǎng)可編程門陣列)作為一種高性能、低功耗、可靈活編程的硬件平臺(tái),正逐漸在 AI 領(lǐng)域嶄露頭角,展現(xiàn)出獨(dú)特的優(yōu)勢(shì),為 AI 應(yīng)用的落地
    的頭像 發(fā)表于 01-06 17:37 ?1924次閱讀

    如何選擇云原生機(jī)器學(xué)習(xí)平臺(tái)

    當(dāng)今,云原生機(jī)器學(xué)習(xí)平臺(tái)因其彈性擴(kuò)展、高效部署、低成本運(yùn)營(yíng)等優(yōu)勢(shì),逐漸成為企業(yè)構(gòu)建和部署機(jī)器學(xué)習(xí)應(yīng)用的首選。然而,市場(chǎng)上的云原生機(jī)器學(xué)習(xí)平臺(tái)
    的頭像 發(fā)表于 12-25 11:54 ?652次閱讀

    ALINX 發(fā)布 AXVU13P:AMD Virtex UltraScale+ 高端 FPGA PCle 3.0 綜合開發(fā)平臺(tái)

    ALINX 正式發(fā)布 AMD Virtex UltraScale+ 系列 FPGA PCIe 3.0 綜合開發(fā)平臺(tái)?AXVU13P! 這款搭載 AMD 16nm 工藝 XCVU13P 芯片的高性能
    的頭像 發(fā)表于 12-20 16:46 ?1232次閱讀
    ALINX 發(fā)布 AXVU13P:AMD Virtex UltraScale+ 高端 <b class='flag-5'>FPGA</b> PCle 3.0 <b class='flag-5'>綜合</b>開發(fā)<b class='flag-5'>平臺(tái)</b>

    智能制造綜合實(shí)訓(xùn)平臺(tái)數(shù)據(jù)采集解決方案

    行業(yè)背景 智能制造系統(tǒng)綜合實(shí)訓(xùn)平臺(tái),是專門針對(duì)當(dāng)下智能制造領(lǐng)域關(guān)鍵技術(shù)而設(shè)計(jì)的技能培訓(xùn)與教學(xué)實(shí)訓(xùn)標(biāo)準(zhǔn)化設(shè)備,配套面向高端技能人才培養(yǎng)的標(biāo)準(zhǔn)化課程體系與實(shí)訓(xùn)案例,為
    的頭像 發(fā)表于 12-18 17:23 ?1099次閱讀
    智能制造<b class='flag-5'>綜合</b>實(shí)訓(xùn)<b class='flag-5'>平臺(tái)</b>數(shù)據(jù)采集解決方案

    Verilog 測(cè)試平臺(tái)設(shè)計(jì)方法 Verilog FPGA開發(fā)指南

    Verilog測(cè)試平臺(tái)設(shè)計(jì)方法是Verilog FPGA開發(fā)中的重要環(huán)節(jié),它用于驗(yàn)證Verilog設(shè)計(jì)的正確性和性能。以下是一個(gè)詳細(xì)的Verilog測(cè)試平臺(tái)設(shè)計(jì)方法及Verilog FPGA
    的頭像 發(fā)表于 12-17 09:50 ?1470次閱讀

    繼電器測(cè)試的培訓(xùn)和學(xué)習(xí)資源有哪些推薦?

    繼電器是電氣控制設(shè)備中常見的一種元件,用于實(shí)現(xiàn)電路的開關(guān)控制和保護(hù)功能。對(duì)于從事電氣相關(guān)工作的人員來說,掌握繼電器的測(cè)試技能是非常重要的。以下是一些推薦的繼電器測(cè)試培訓(xùn)和學(xué)習(xí)資源: 在線課程:許多
    發(fā)表于 12-04 16:35