同步時鐘是指發(fā)送時鐘和接收時鐘是由同一個MMCM或PLL生成,兩者之間有明確的相位關(guān)系。例如:兩者可以是同頻但有固定相差;或者同相但不同頻。這里我們重點介紹一下同相不同頻的跨時鐘域路徑,分兩種情形:從慢時鐘到快時鐘和從快時鐘到慢時鐘。
從慢時鐘到快時鐘
如下圖所示,這里假定CLK2的頻率是CLK1的3倍。這實際是條多周期路徑。

發(fā)送時鐘和接收時鐘之間的關(guān)系如下圖所示。

在只有時鐘周期約束而沒有多周期路徑約束的情況下,STA(Static Timing Analysis)工具會認(rèn)為建立時間檢查和保持時間檢查如下圖所示。不難看出,保持時間檢查是合理的,但建立時間檢查不是期望的。換言之,建立時間如果按此分析就會過緊。
-
同步時鐘
+關(guān)注
關(guān)注
0文章
81瀏覽量
3804
原文標(biāo)題:同步跨時鐘域路徑如何約束
文章出處:【微信號:Lauren_FPGA,微信公眾號:FPGA技術(shù)驛站】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。
發(fā)布評論請先 登錄
跨時鐘域的時鐘約束介紹
如何處理好FPGA設(shè)計中跨時鐘域間的數(shù)據(jù)
關(guān)于FPGA中跨時鐘域的問題分析
揭秘FPGA跨時鐘域處理的三大方法
如何處理跨時鐘域這些基礎(chǔ)問題

同相不同頻的跨時鐘域路徑介紹
評論