完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>
標(biāo)簽 > 數(shù)字電路
用數(shù)字信號完成對數(shù)字量進(jìn)行算術(shù)運(yùn)算和邏輯運(yùn)算的電路稱為數(shù)字電路,或數(shù)字系統(tǒng)。由于它具有邏輯運(yùn)算和邏輯處理功能,所以又稱數(shù)字邏輯電路?,F(xiàn)代的數(shù)字電路由半導(dǎo)體工藝制成的若干數(shù)字集成器件構(gòu)造而成。
文章:1138個 瀏覽:82944次 帖子:293個
邊沿觸發(fā)器是數(shù)字電路設(shè)計(jì)中常用的一類觸發(fā)器,其主要特點(diǎn)是在時鐘信號的邊沿(上升沿或下降沿)到來時觸發(fā)狀態(tài)轉(zhuǎn)移,而在其他時刻則保持狀態(tài)不變。這種觸發(fā)器具有...
我們知道邏輯門是最基本的任何數(shù)字邏輯電路的構(gòu)建塊,通過使用三個基本門,AND門,OR門和NOT門的組合,我們可以構(gòu)建相當(dāng)復(fù)雜的組合電路。但是數(shù)字化,這些...
數(shù)字電路中的基本邏輯關(guān)系是構(gòu)成數(shù)字電路的基礎(chǔ),它們是與門(AND)、或門(OR)和非門(NOT)。這些基本邏輯關(guān)系通過組合和擴(kuò)展,可以構(gòu)成更復(fù)雜的邏輯電...
2024-08-11 標(biāo)簽:邏輯電路數(shù)據(jù)數(shù)字電路 4.1k 0
FPGA(現(xiàn)場可編程門陣列)的學(xué)習(xí)涉及多個專業(yè)領(lǐng)域,但主要與電子信息類、自動化類、計(jì)算機(jī)類等相關(guān)專業(yè)最為緊密。這些專業(yè)通常涵蓋數(shù)字電路設(shè)計(jì)、硬件描述語言...
2024-03-14 標(biāo)簽:FPGA計(jì)算機(jī)數(shù)字電路 4.1k 0
什么是fpga和cpld cpld與fpga在結(jié)構(gòu)上有何異同
FPGA(Field-Programmable Gate Array)和CPLD(Complex Programmable Logic Device)都...
FPGA和ASIC作為數(shù)字電路的常見實(shí)現(xiàn)方式,其聯(lián)系和區(qū)別備受關(guān)注。本文將從FPGA和ASIC的基本概念入手,深入研究它們的區(qū)別與聯(lián)系,以幫助讀者更...
PCB板中模擬電路和數(shù)字電路共地和不共地的區(qū)別
為了大家看的明白...用ORCAD畫了兩個電路,一個是一個普通的三極管模擬放大電路,另一個是數(shù)字電路振蕩器。
遲滯比較器(Hysteresis Comparator)是一種具有滯后特性的比較器,廣泛應(yīng)用于模擬電路和數(shù)字電路中。 一、遲滯比較器的特點(diǎn) 滯后特性:遲...
JK觸發(fā)器是一種電子電路元件,常用于數(shù)字電路和計(jì)算機(jī)系統(tǒng)中的時序控制。JK觸發(fā)器的計(jì)數(shù)功能是指它可以通過時鐘信號來記錄觸發(fā)器器件的狀態(tài),并在每個時鐘周期...
2024-01-30 標(biāo)簽:計(jì)算機(jī)JK觸發(fā)器數(shù)字電路 4.1k 0
導(dǎo)體的阻抗是頻率的函數(shù),隨著頻率的升高,阻抗增加很快。對于高速數(shù)字電路而言,電路的時鐘頻率是很高的,脈沖信號包涵豐富的高頻成分,因此會在地線上產(chǎn)生較大的...
2023-03-28 標(biāo)簽:轉(zhuǎn)換器阻抗接地 4k 1
要想了解電子工程專業(yè)用得比較多的軟件有哪些,首先得了解一下電子工程專業(yè)相關(guān)的一些技術(shù)與行業(yè)應(yīng)用分類。電子工程又稱“弱電技術(shù)”或“信息技術(shù)”,其大致分類及...
觸發(fā)器具空翻現(xiàn)象,通常是指在某些特定條件下,觸發(fā)器(trigger)在電路中產(chǎn)生的一種異?,F(xiàn)象。這種現(xiàn)象可能導(dǎo)致電路的不穩(wěn)定,甚至損壞。 一、觸發(fā)器的基...
信號在FPGA器件中通過邏輯單元連線時,一定存在延時。延時的大小不僅和連線的長短和邏輯單元的數(shù)目有關(guān),而且也和器件的制造工藝、工作電壓、溫度等有關(guān)。
場效應(yīng)管(Field-Effect Transistor,F(xiàn)ET)是一種常用的電子元件,廣泛應(yīng)用于模擬電路和數(shù)字電路中。場效應(yīng)管的工作原理是通過改變柵極...
2024-07-14 標(biāo)簽:模擬電路場效應(yīng)管電子元件 4k 0
時序邏輯電路輸出與什么有關(guān) 時序邏輯電路由哪兩部分組成
時序邏輯電路的輸出與輸入信號以及內(nèi)部存儲器狀態(tài)有關(guān)。時序邏輯電路是一類特殊的數(shù)字電路,其輸出信號的值不僅取決于當(dāng)前的輸入信號,還取決于過去的輸入信號以及...
在數(shù)字電路設(shè)計(jì)中,觸發(fā)器和時序邏輯電路是構(gòu)建復(fù)雜數(shù)字系統(tǒng)不可或缺的基礎(chǔ)元素。觸發(fā)器(Flip-Flop)作為基本的存儲單元,能夠存儲一位二進(jìn)制信息,并在...
FPGA奇偶校驗(yàn)的基本原理及實(shí)現(xiàn)方法
在數(shù)字電路中,數(shù)據(jù)的正確性非常重要。為了保證數(shù)據(jù)的正確性,在傳輸數(shù)據(jù)時需要添加一些冗余信息,以便在接收端進(jìn)行校驗(yàn)。其中一種常用的校驗(yàn)方式是奇偶校驗(yàn)(Pa...
主從觸發(fā)器(Master-Slave Trigger)和邊沿觸發(fā)器(Edge Trigger)是數(shù)字電路中兩種不同類型的觸發(fā)器。它們在設(shè)計(jì)和功能上有一些...
關(guān)于數(shù)字模擬電路的設(shè)計(jì)流程
系統(tǒng)功能描述主要確定集成電路規(guī)格并做好總體設(shè)計(jì)方案。其中,系統(tǒng)規(guī)范主要是針對整個電子系統(tǒng)性能的描述,是系統(tǒng)最高層次的抽象描述,包括系統(tǒng)功能、性能、物理尺...
換一批
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語言教程專題
| 電機(jī)控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動駕駛 | TI | 瑞薩電子 |
| BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
| 無刷電機(jī) | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
| 直流電機(jī) | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
| 步進(jìn)電機(jī) | SPWM | 充電樁 | IPM | 機(jī)器視覺 | 無人機(jī) | 三菱電機(jī) | ST |
| 伺服電機(jī) | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國民技術(shù) | Microchip |
| Arduino | BeagleBone | 樹莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
| 示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
| OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
| C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
| Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
| DuerOS | Brillo | Windows11 | HarmonyOS |