亚洲精品久久久久久久久久久,亚洲国产精品一区二区制服,亚洲精品午夜精品,国产成人精品综合在线观看,最近2019中文字幕一页二页

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

設計更簡單,運行更穩(wěn)健,UCIe標準如何“拿捏”Multi-Die系統(tǒng)?

新思科技 ? 來源:未知 ? 2023-07-14 17:45 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

如今,從數(shù)據(jù)中心到邊緣層,再到萬物智能網(wǎng)絡的深處,先進的Multi-Die系統(tǒng)實現(xiàn)了前所未有的性能水平。Multi-Die系統(tǒng)不是通用的單體架構芯片,而是由一系列異構芯片(也稱“小芯片”)組成,其中小芯片針對每個功能組件進行了優(yōu)化。雖然Multi-Die系統(tǒng)具有更高的靈活性并在系統(tǒng)功耗和性能方面表現(xiàn)優(yōu)異,但也帶來了極高的設計復雜性。


通用芯?;ミB技術(UCIe)標準于2022年3月發(fā)布,旨在推動Multi-Die系統(tǒng)中Die-to-Die連接的標準化。UCIe可以簡化不同供應商和不同工藝技術芯片之間的互操作性。即便符合UCIe標準的Multi-Die系統(tǒng)在開發(fā)、測試和制造過程中表現(xiàn)良好,但在實際運行時,又如何確保系統(tǒng)的Die-to-Die連接繼續(xù)保持穩(wěn)健安全并經(jīng)過測試驗證呢?本文將探討如何通過IP、測試、硬件加速等方式滿足相關要求,從而確保Multi-Die系統(tǒng)的可靠性。


采用UCIe標準的優(yōu)勢


試想一下這種情形:Multi-Die系統(tǒng)包含兩塊芯片,分別來自兩家不同的供應商,并采用了不同的工藝技術,比如7nm和3nm;而且,還需要這兩塊芯片能夠無縫地相互通信并支持行業(yè)標準協(xié)議,比如PCI Express(PCIe)和CXL等。要知道,在設計中每添加一塊芯片,系統(tǒng)的延遲就會增加,性能也會隨之降低。


要讓所有芯片協(xié)同工作,并克服延遲難題,需要遵循正確的標準。為Multi-Die系統(tǒng)采用UCIe標準具有以下幾個優(yōu)勢:


  • 確保互操作性并降低延遲。選擇符合UCIe標準的接口IP可以實現(xiàn)芯片之間的無縫連接和互操作性,而又不會影響整個系統(tǒng)。將系統(tǒng)設計為符合UCIe標準,可以在保持相同延遲的情況下降低功耗并提高性能。

  • 借助冗余通道實現(xiàn)故障修復。UCIe規(guī)范在PHY的兩側之間提供了冗余通道,可以通過額外的通道實現(xiàn)故障修復。無論是否連接到外部環(huán)境,所有芯片都必須通過UCIe通道進行訪問、測試和修復,同時UCIe通道還可以用于監(jiān)測正在發(fā)生的芯片問題。


為確保Multi-Die系統(tǒng)能夠長期正常工作,除了采用UCIe標準外,還需要從一開始就保證高質量。鑒于Multi-Die系統(tǒng)的復雜性,不僅要在SoC的開發(fā)和制造過程中實現(xiàn)更高的質量,還要在現(xiàn)場運行很長時間后繼續(xù)保持高質量。為此,需要使用高質量的構建模塊(即芯片和IP)、硬件加速和驗證工具,并開展持續(xù)的測試和現(xiàn)場監(jiān)測(包括修復),從而主動解決各種潛在問題。


如何確?;赨CIe的Multi-Die系統(tǒng)穩(wěn)健運行


除了控制器和PHY IP外,以下是確?;赨CIe的Multi-Die系統(tǒng)穩(wěn)健運行的另外三項要求:


1. 使用協(xié)議驗證IP和硬件輔助驗證平臺,從一開始就保證質量


在軟件仿真器上運行協(xié)議驗證IP解決方案,有助于從一開始就確保高質量的UCIe組件和接口層,包括現(xiàn)場設備集成(FDI)上的協(xié)議層、原始Die-to-Die接口(RDI)上的PHY接口、中間適配層,或Die-to-Die適配器的實現(xiàn)。


隨著設計范圍擴大至全棧,涉及到多模塊芯片組配置和復雜的Multi-Die系統(tǒng)時,只靠純軟件仿真已經(jīng)難以滿足要求,需要運用更多工具來驗證整個系統(tǒng)或各個芯片。在對大型Multi-Die系統(tǒng)進行實際驗證時,硬件輔助驗證(HAV)平臺尤為關鍵,比如新思科技ZeBu硬件加速系統(tǒng)和新思科技HAPS原型系統(tǒng)。為涵蓋所有驗證用例(從早期的RTL開發(fā),到互操作性和硬件合規(guī)性驗證),多MHz周期性能、優(yōu)化的UCIe協(xié)議解決方案(事務處理器、速度適配器、硬件接口卡)和系統(tǒng)級調試抽象必不可少。


2. 通過測試確?;ミB性能符合預期


測試是所有芯片設計過程中的重要一環(huán)。在Multi-Die系統(tǒng)中,芯片之間的互連通?;赨CIe等接口。為確保按預期運行,這些互連中不得存在任何固定型故障、開路或短路。信號完整性非常重要,因此必須測量該參數(shù)以評估是否存在性能降級情況。UCIe標準要求具有額外的互連以實現(xiàn)冗余。鍵合后測試可以解決一些可能觸發(fā)切換互連通道的互連層面問題。在理解故障模型的基礎上開發(fā)的算法測試也可以用于評估互連缺陷。


3. 采用芯片生命周期管理策略


UCIe接口是Multi-Die系統(tǒng)中芯片之間進行功能通信的主要接口。由于UCIe接口以非常高的速度運行并且是通信的關鍵路徑,因此必須在整個生命周期內對其進行監(jiān)測和管理。通過監(jiān)測UCIe的運行狀況,可以為汽車、醫(yī)療等領域的安全關鍵型應用提供巨大幫助。例如,在自動駕駛汽車應用中,通過對UCIe的運行狀況進行監(jiān)測,可以讓車主及時進行預防性維修,或者提醒車主到店維修,以防在高速道路上發(fā)生故障。


新思科技芯片生命周期管理(SLM)系列可在運行期間主動監(jiān)測UCIe接口,發(fā)現(xiàn)通道信號質量下降,即在通道發(fā)生故障之前予以修復。此外,它還提供內置自測(BIST),可檢測軟錯誤或硬錯誤以采取糾正措施。


結語


芯片設計正在發(fā)生轉變。為Multi-Die系統(tǒng)采用UCIe標準只是實現(xiàn)無縫連接和互操作性的第一步。要想駕馭先進Multi-Die系統(tǒng)設計中的復雜性,遵守UCIe標準中的要求是關鍵。如果想要進一步探索UCIe,或了解新思科技如何助力簡化Multi-Die系統(tǒng)設計流程,歡迎查閱新思科技官網(wǎng),或點擊“閱讀原文”,了解Multi-Die系統(tǒng)解決方案









原文標題:設計更簡單,運行更穩(wěn)健,UCIe標準如何“拿捏”Multi-Die系統(tǒng)?

文章出處:【微信公眾號:新思科技】歡迎添加關注!文章轉載請注明出處。

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 新思科技
    +關注

    關注

    5

    文章

    911

    瀏覽量

    52537

原文標題:設計更簡單,運行更穩(wěn)健,UCIe標準如何“拿捏”Multi-Die系統(tǒng)?

文章出處:【微信號:Synopsys_CN,微信公眾號:新思科技】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    新思科技以AI驅動EDA加速Multi-Die創(chuàng)新

    Multi-Die設計將多個異構或同構裸片無縫集成在同一封裝中,大幅提升了芯片的性能和能效,因而在高性能計算(HPC)、人工智能(AI)、數(shù)據(jù)分析、先進圖形處理和其他要求嚴苛的應用領域中至關重要。
    的頭像 發(fā)表于 11-07 10:17 ?121次閱讀

    面向芯粒設計的最佳實踐

    半導體領域正經(jīng)歷快速變革,尤其是在人工智能(AI)爆發(fā)式增長、對更高處理性能及能效需求持續(xù)攀升的背景下。傳統(tǒng)的片上系統(tǒng)(SoC)設計方案在尺寸與成本方面逐漸觸及瓶頸。此時,Multi-Die設計應運而生,將SoC拆分為多個稱為芯粒的芯片,并集成到單一封裝內,成功突破了上述
    的頭像 發(fā)表于 10-24 16:25 ?610次閱讀

    Cadence基于臺積電N4工藝交付16GT/s UCIe Gen1 IP

    我們很高興展示基于臺積電成熟 N4 工藝打造的 Gen1 UCIe IP 的 16GT/s 眼圖。該 IP 一次流片成功且眼圖清晰開闊,為尋求 Die-to-Die連接的客戶再添新選擇。
    的頭像 發(fā)表于 08-25 16:48 ?1486次閱讀
    Cadence基于臺積電N4工藝交付16GT/s <b class='flag-5'>UCIe</b> Gen1 IP

    不止 “接口多”,ECM-C114 核心板讓醫(yī)療設備 “聯(lián)得通、跑得更穩(wěn)

    ECM-C114 核心板以強勁算力、智能控制與靈活擴展,助力智慧醫(yī)療設備實現(xiàn)“聯(lián)動暢、運行更穩(wěn)、拓展更廣”
    的頭像 發(fā)表于 08-12 18:00 ?1215次閱讀
    不止 “接口多”,ECM-C114 核心板讓醫(yī)療設備 “聯(lián)得<b class='flag-5'>更</b>通、跑得<b class='flag-5'>更穩(wěn)</b>”

    新思科技UCIe IP解決方案實現(xiàn)片上網(wǎng)絡互連

    通用芯粒互連技術(UCIe)為半導體行業(yè)帶來了諸多可能性,在Multi-Die設計中實現(xiàn)了高帶寬、低功耗和低延遲的Die-to-Die連接。它支持定制HBM(cHBM)等創(chuàng)新應用,滿足了I/O裸片
    的頭像 發(fā)表于 08-04 15:17 ?2075次閱讀

    新思科技網(wǎng)頁端虛擬原型工具的工作流程

    片上系統(tǒng)(SoC)和基于芯粒的半導體的復雜性持續(xù)增長。隨著Multi-Die架構、AI加速器和日益增加的內存帶寬成為常態(tài),在設計周期的早期解決性能和功耗問題變得尤為重要。
    的頭像 發(fā)表于 08-04 15:08 ?605次閱讀
    新思科技網(wǎng)頁端虛擬原型工具的工作流程

    利用新思科技Multi-Die解決方案加快創(chuàng)新速度

    Multi-Die設計是一種在單個封裝中集成多個異構或同構裸片的方法,雖然這種方法日益流行,有助于解決與芯片制造和良率相關的問題,但也帶來了一系列亟待攻克的復雜性和變數(shù)。尤其是,開發(fā)者必須努力確保
    的頭像 發(fā)表于 02-25 14:52 ?1015次閱讀
    利用新思科技<b class='flag-5'>Multi-Die</b>解決方案加快創(chuàng)新速度

    新思科技與英特爾攜手完成UCIe互操作性測試

    IP(知識產(chǎn)權)的40G UCIe解決方案。這一成果標志著新思科技在Multi-Die(多芯片組件)解決方案領域取得了重大進展,進一步鞏固了其在技術創(chuàng)新先驅中的領先地位。 一直以來,新思科技都專注于為
    的頭像 發(fā)表于 02-18 14:18 ?706次閱讀

    新思科技全新40G UCIe IP解決方案助力Multi-Die設計

    隨著物理極限開始制約摩爾定律的發(fā)展,加之人工智能不斷突破技術邊界,計算需求和處理能力要求呈現(xiàn)爆發(fā)式增長。為了賦能生成式人工智能應用,現(xiàn)代數(shù)據(jù)中心不得不采用Multi-Die設計,而這又帶來了許多技術要求,包括高帶寬和低功耗Die-to-Die連接。
    的頭像 發(fā)表于 02-18 09:40 ?747次閱讀

    乾瞻科技宣布最新UCIe IP設計定案,推動高速傳輸技術突破

    的量產(chǎn)經(jīng)驗,乾瞻科技成功在臺積電5納米制程上與國際知名AI大廠合作量產(chǎn),為芯片設計和量產(chǎn)提供了穩(wěn)健支持。這次推出的新一代UCIe
    發(fā)表于 01-17 10:55 ?298次閱讀

    利用Multi-Die設計的AI數(shù)據(jù)中心芯片對40G UCIe IP的需求

    。為了快速可靠地處理AI工作負載,Multi-Die設計中的Die-to-Die接口必須兼具穩(wěn)健、低延遲和高帶寬特性,最后一點尤為關鍵。本文概述了利用Multi-Die設計的AI數(shù)據(jù)中
    的頭像 發(fā)表于 01-09 10:10 ?1530次閱讀
    利用<b class='flag-5'>Multi-Die</b>設計的AI數(shù)據(jù)中心芯片對40G <b class='flag-5'>UCIe</b> IP的需求

    Alpahwave Semi推出全球首個64Gbps UCIe D2D互聯(lián)IP子系統(tǒng)

    半導體連接IP領域的領先企業(yè)Alpahwave Semi近日宣布了一項重大突破,成功推出了全球首個64Gbps高速UCIe D2D(裸片對裸片)互聯(lián)IP子系統(tǒng)。這一創(chuàng)新成果標志著Alpahwave
    的頭像 發(fā)表于 12-25 14:49 ?996次閱讀

    晟聯(lián)科UCIe+SerDes方案塑造高性能計算(HPC)新未來

    Semiconductor Trade Statistics UCIe+SerDes對大算力芯片的價值 目前,基于UCIeMulti-Die Chiplet是實現(xiàn)More than Moore的重要手段,結合先進的2.5D和
    的頭像 發(fā)表于 12-25 10:17 ?1136次閱讀
    晟聯(lián)科<b class='flag-5'>UCIe</b>+SerDes方案塑造高性能計算(HPC)新未來

    新思科技Multi-Die系統(tǒng)如何滿足現(xiàn)代計算需求

    的處理需求。為此,我們不斷創(chuàng)新工程技術,Multi-Die系統(tǒng)也應運而生。這種在單一封裝中實現(xiàn)異構集成的技術突破,不僅帶來了更優(yōu)越的系統(tǒng)功耗和性能,還提高了產(chǎn)品良率,加速了更多系統(tǒng)功能
    的頭像 發(fā)表于 12-19 10:34 ?890次閱讀

    奇異摩爾32GT/s Kiwi Link Die-to-Die IP全面上市

    技術創(chuàng)新為多芯粒系統(tǒng)的出現(xiàn)鋪平了道路,其中關鍵的一項創(chuàng)新是UCIe標準。UCIe標準于2022年3月推出,是芯?;ヂ?lián)國際
    的頭像 發(fā)表于 12-10 11:33 ?1997次閱讀
    奇異摩爾32GT/s Kiwi Link <b class='flag-5'>Die-to-Die</b> IP全面上市