亚洲精品久久久久久久久久久,亚洲国产精品一区二区制服,亚洲精品午夜精品,国产成人精品综合在线观看,最近2019中文字幕一页二页

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

Vivado 設計輸入紀事—RTL 設計輸入

C29F_xilinx_inc ? 來源:賽靈思 ? 作者:賽靈思 ? 2022-02-16 16:21 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

注:本文轉自賽靈思中文社區(qū)論壇,源文鏈接在此。本文原作者為XILINX工程師。

以下為個人譯文,僅供參考,如有疏漏之處,還請不吝賜教。

本篇博文是面向希望學習使用 Vivado 進行 FPGA 設計輸入的新手的系列博文第一講。

這些實踐旨在為用戶提供快速入門指導,幫助其簡要了解工具流程原理。我們選擇了一項非常簡單的設計,便于讀者理解流程中的不同步驟。

這些實踐將按如下順序展示:RTL 流程、基于 IP 的流程、基于 HLS 的流程、基于 IP integrator 的流程,最后是混用前述流程創(chuàng)建設計。

第一項實踐是 RTL 流程。 每個步驟都包含截屏,以便用戶自行嘗試時參考。

步驟如下:

1.調用 Vivado。

poYBAGIMpuSAGSPYAADTnxfgDPo794.png

2.用戶提供自己選擇的工程名稱(該工具使用的默認工程名稱為 project_1),并提供工程創(chuàng)建路徑,然后單擊“下一步 (Next)”。

poYBAGIMpuSAGSPYAADTnxfgDPo794.png

3.默認情況下,該工具會選中“選擇 RTL 工程 (Select RTL Project)”,然后單擊“下一步 (Next)”。

poYBAGIMpuSAGSPYAADTnxfgDPo794.png

4. 該工具會提示您選擇“Add Sources”以添加源文件。選擇“添加文件 (Add Files)”,然后提供此處隨附的 RTL 文件 (top.v)。

單擊“下一步 (Next)”。

poYBAGIMpuiATdUtAACa5Gb2xmY151.png

以下提供了 RTL 的詳細信息:

pYYBAGIMpuqAS1aHAADhF-IAkIo838.png

RTL 用于描述自由運行的簡單 32 位計數器。當該計數器達到其最大值時,就會翻轉觸發(fā)器。此觸發(fā)器連接到輸出。

這樣會使用另一個緩沖器 (IBUFDS) 來創(chuàng)建時鐘差分對,其輸出將在設計中使用。在下一節(jié)中,我們將講解為何使用此緩沖器。

5. 您將看到“添加約束 (Add Constraints)”對話框,其中包含“添加 (Add Files)”選項。

選擇“Add Files”,提供此處隨附的 top.xdc,然后單擊“Next”。

pYYBAGIMpuuAQJhiAACDA0JtVMw359.png

6.單擊開發(fā)板選項卡,搜索 zcu102,然后選擇此處顯示的開發(fā)板(Zynq UltraScale+ ZCU102 評估板)。

單擊“下一步 (Next)”。

poYBAGIMpu2AVS7pAAEFxM43emY110.png

7.在以下窗口中,單擊“完成 (Finish)”。

8.在左側,您將看到“生成比特流 (Generate Bitstream)”按鈕。

單擊此按鈕。

pYYBAGIMpu-AQ1SbAABD3JCQ8NI025.png

9.這樣將顯示如下提示:

poYBAGIMpvCACPaQAADukalIHsI021.png

單擊“是 (Yes)”。這樣將彈出另一條提示,要求您啟動運行。單擊“OK”。

這樣就會觸發(fā)綜合 (Synthesis),然后實現(xiàn) (Implementation),并且將生成比特流。

實踐至此完成。

XDC 文件內容:

XDC 文件包含:

create_clock -name clk_p -period 8 [get_ports clk_p]
set_property LOC G21 [get_ports clk_p]
set_property LOC AG14 [get_ports dout]

set_property IOSTANDARD LVCMOS18 [get_ports dout]
set_property IOSTANDARD DIFF_HSTL_I_18 [get_ports clk_p]

使用 IBUFDS 的原因:

使用 IBUFDS 的原因是因為我們選擇的開發(fā)板需要差分時鐘。

每塊開發(fā)板都有其自己特定的管腳 LOC 及其支持的系統(tǒng)時鐘頻率。

此開發(fā)板支持 300Mhz 和 125Mhz,因此我們使用 125Mhz 和與之對應的管腳 LOC。輸出連接至 LED,其 LOC 為 AG14。最后 2 條語句用于指定端口的 IOSTANDARD。

審核編輯:符乾江

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • RTL
    RTL
    +關注

    關注

    1

    文章

    393

    瀏覽量

    62258
  • Vivado
    +關注

    關注

    19

    文章

    844

    瀏覽量

    70368
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    利用vivado實現(xiàn)對e200_opensource 蜂鳥E203一代的仿真

    vivado的教程。 如果文章還有什么紕漏,希望大家指出,非常感謝。 2021.4.14 修改文章步驟沒有問題, 不加system.v 單單加入e203的rtl代碼也可以使用 附贈一個hbirdv2
    發(fā)表于 10-31 06:14

    一文詳解IGBT IPM的控制輸入

    控制引腳HINU、HINV、HINW分別對應高邊IGBT的U相、V相、W相控制輸入;LINU、LINV、LINW則分別對應低邊IGBT的U相、V相、W相控制輸入。
    的頭像 發(fā)表于 10-27 10:15 ?3120次閱讀
    一文詳解IGBT IPM的控制<b class='flag-5'>輸入</b>

    win10環(huán)境下使用vivado生成.bit與.mcs文件

    。 3.Search框中輸入200tfbg484-2,選擇第一個,然后Next就創(chuàng)建好了。 4.添加rtl文件。將e203_hbirdv2工程中整個rtl文件夾復制到工程目錄中,再將
    發(fā)表于 10-27 08:25

    如何解決將e203的rtl導入vivado后報語法錯誤的問題

    主要內容是介紹一下如何解決將e203的rtl導入vivado后,報語法錯誤的問題。 二、分享內容 如圖所示,導入源碼后跑仿真,會報語法錯誤。 這是因為這些文件里面有用system verilog
    發(fā)表于 10-24 09:49

    vcs和vivado聯(lián)合仿真

    文件夾下輸入仿真命令如下: ./tb_top.sh verdi -f filelist.f -ssf tb_top.fsdb 即可實現(xiàn)用vcs和verdi對rtl代碼進行仿真。
    發(fā)表于 10-24 07:28

    詳解FPGA的輸入輸出處理

    inout端口DataBus作為輸出的時候值為DataOut,作為輸入時為高阻態(tài)。
    的頭像 發(fā)表于 10-15 10:42 ?965次閱讀
    詳解FPGA的<b class='flag-5'>輸入</b>輸出處理

    AMD Vivado設計套件2025.1版本的功能特性

    隨著 AMD Spartan UltraScale+ 系列現(xiàn)已投入量產,解鎖其功能集的最快途徑便是采用最新 AMD Vivado 工具版本( 2025.1 或更高版本)和全新操作指南資源。該集
    的頭像 發(fā)表于 09-23 09:15 ?1015次閱讀
    AMD <b class='flag-5'>Vivado</b>設計套件2025.1版本的功能特性

    如何設計具有并行接口的數字輸入模塊

    MAX22190 和 MAX22199 默認提供串行化數據,但在需要實時、低延遲或更高速度的系統(tǒng)中,最好為每個工業(yè)級數字輸入通道提供電平轉換的實時邏輯信號。這些工業(yè)級數字輸入在基于SPI或引腳
    的頭像 發(fā)表于 08-19 09:23 ?1127次閱讀

    怎么選擇合適的差分探頭-輸入電容

    輸入電容在選購差分探頭時,通常有輸入電容大小參數一欄,以下是選擇輸入電容大小需要考慮以下的因素:被測信號的特征如信號帶寬/上升時間。通常測高頻信號需要極低的輸入電容,且由于
    的頭像 發(fā)表于 07-29 15:30 ?242次閱讀
    怎么選擇合適的差分探頭-<b class='flag-5'>輸入</b>電容

    高速密封低輸入電流光耦合器 skyworksinc

    電子發(fā)燒友網為你提供()高速密封低輸入電流光耦合器相關產品參數、數據手冊,更有高速密封低輸入電流光耦合器的引腳圖、接線圖、封裝手冊、中文資料、英文資料,高速密封低輸入電流光耦合器真值表,高速密封低
    發(fā)表于 07-08 18:31
    高速密封低<b class='flag-5'>輸入</b>電流光耦合器 skyworksinc

    MAX22191寄生供電數字輸入技術手冊

    MAX22191為符合IEC 61131-2標準的工業(yè)數字輸入(DI)器件,將24V工業(yè)數字輸入轉換為2.4mA(典型值)電流,用于驅動光隔離器。MAX22191的電壓門限和電流水平兼容1類和3類輸入,最大程度降低功耗。MAX2
    的頭像 發(fā)表于 05-21 13:48 ?558次閱讀
    MAX22191寄生供電數字<b class='flag-5'>輸入</b>技術手冊

    Vivado HLS設計流程

    為了盡快把新產品推向市場,數字系統(tǒng)的設計者需要考慮如何加速設計開發(fā)的周期。設計加速主要可以從“設計的重用”和“抽象層級的提升”這兩個方面來考慮。Xilinx 推出的 Vivado HLS 工具可以
    的頭像 發(fā)表于 04-16 10:43 ?1271次閱讀
    <b class='flag-5'>Vivado</b> HLS設計流程

    FP7126 LED驅動芯片 四路共陽輸出 降壓恒流 PWM調光 LED智能照明

    輸入電壓
    jf_15550837
    發(fā)布于 :2024年12月05日 14:32:31

    FP7126 LED恒流驅動芯片 輸入電壓8.5-100V之間最大輸出電流達10A #LED驅動芯片

    輸入電壓
    jf_15550837
    發(fā)布于 :2024年12月05日 13:57:11

    每次Vivado編譯的結果都一樣嗎

    tool inputs? 對大多數情況來說,Vivado編譯的結果是一樣的,但要保證下面的輸入是一樣的: Design sources Constraints Tcl scripts and command
    的頭像 發(fā)表于 11-11 11:23 ?1827次閱讀
    每次<b class='flag-5'>Vivado</b>編譯的結果都一樣嗎